This website requires JavaScript.
Explore
Help
Register
Sign In
VALLONGOL
/
S1005403_RisCC
Watch
1
Star
0
Fork
0
You've already forked S1005403_RisCC
Code
Issues
Pull Requests
Actions
Packages
Projects
Releases
Wiki
Activity
a6d679e7a5
S1005403_RisCC
/
target_simulator
History
VALLONGOL
a6d679e7a5
inserito l'inversione di segno nel platform azimuth
2025-11-19 09:50:57 +01:00
..
analysis
inserito l'inversione di segno nel platform azimuth
2025-11-19 09:50:57 +01:00
communication
cambiata l'ascissa con il tempo della simulazione nei grafici di analisi
2025-11-17 12:49:29 +01:00
core
aggiunta la funzione di debug con messaggi SYNC al server
2025-11-17 15:42:55 +01:00
gui
fix visualizzazione cpu, mem sulla gui, messi in settings.json i tempi di update gui e sfpdebugwindow
2025-11-19 09:06:45 +01:00
simulation
cambiata l'ascissa con il tempo della simulazione nei grafici di analisi
2025-11-17 12:49:29 +01:00
utils
sistemata x gialla su target a fine simulazione
2025-11-17 13:33:50 +01:00
__init__.py
fine ottimizzazione
2025-11-13 10:57:10 +01:00
__main__.py
sistemata la visualizzazione con tutti i dati degli scostamenti
2025-11-13 20:40:35 +01:00
_version.py
- aggiunto tool per la profilazione esterna dei tempi di risposta nella connessione, da usare con wireshark
2025-11-19 08:17:02 +01:00
config.py
salvate latenze,posizioni,e performance in file csv
2025-11-17 12:41:30 +01:00